6/6
[1] Nickolls, J., Buck, I., Garland, M., & Skadron, K. Scalable parallel programming with CUDA. ACM Queue, Vol. 6 issue 2. pp. 40-53. 2008. [En línea]. Disponible en https://queue.acm.org/detail.cfm?id=1365500
[2]. Harris, M. J. Parallel prefix sum (scan) with CUDA. NVIDIA Developer Technology, Vol . 3 Issue 3, 1-8. 2007. [En línea]. Disponible en https://developer.nvidia.com/gpugems/gpugems3/part-vi-gpu-computing/chapter-39-parallel-prefix-sum-scan-cuda
[3]. Owens, J. D., Luebke, D., Govindaraju, N., Harris, M., Krüger, J., Lefohn, A. E., & Purcell, T. J. A survey of general-purpose computation on graphics hardware. Computer Graphics Forum, Vol. 26 Issue 1, 80-113. 2007. [En línea]. Disponible en https://citeseerx.ist.psu.edu/document?
repid=rep1&type=pdf&doi=2189271fd54b6980b2b20ef515ac114a02854219
[4]. Huawei Technologies Co., Ltd. Huawei Atlas AI Computing Solution. Online ISBN 978-981-19-2879-6. 2022. https://doi.org/10.1007/978-981-19-2879-6_6
J. F. Romo Zamudio, "GPU y NPU para el desarrollo de la inteligencia artificial. El caso NPU Ascend Huawei en Linux," TIES, Revista de Tecnología e Innovación en Educación Superior, no. 8, noviembre, 2023. [En línea]. Disponible en: https://ties.unam.mx/ [Consultado en mes día, año].
Fecha de recepción: julio de 2023
Fecha de publicación: noviembre de 2023
HTML Builder